Digitale Bibliotheek
Sluiten Bladeren door artikelen uit een tijdschrift
 
<< vorige    volgende >>
     Tijdschrift beschrijving
       Alle jaargangen van het bijbehorende tijdschrift
         Alle afleveringen van het bijbehorende jaargang
           Alle artikelen van de bijbehorende aflevering
                                       Details van artikel 7 van 13 gevonden artikelen
 
 
  High Speed and Area Efficient 2D DWT Processor Based Image Compression
 
 
Titel: High Speed and Area Efficient 2D DWT Processor Based Image Compression
Auteur: Sugreev Kaur
Rajesh Mehra
Verschenen in: Signal & image processing
Paginering: Jaargang 1 (2011) nr. 2 pagina's 22-31
Jaar: 2011
Inhoud: This paper presents a high speed and area efficient DWT processor based design for Image Compressionapplications. In this proposed design, pipelined partially serial architecture has been used to enhance thespeed along with optimal utilization and resources available on target FPGA. The proposed model hasbeen designed and simulated using Simulink and System Generator blocks, synthesized with XilinxSynthesis tool (XST) and implemented on Spartan 2 and 3 based XC2S100-5tq144 and XC3S500E-4fg320target device. The results show that proposed design can operate at maximum frequency 231 MHz in caseof Spartan 3 by consuming power of 117mW at 28 degree/c junction temperature. The result comparisonhas shown an improvement of 15% in speed.
Uitgever: Academy & Industry Research Collaboration Center (AIRCC) (provided by DOAJ)
Bronbestand: Elektronische Wetenschappelijke Tijdschriften
 
 

                             Details van artikel 7 van 13 gevonden artikelen
 
<< vorige    volgende >>
 
 Koninklijke Bibliotheek - Nationale Bibliotheek van Nederland